基于FPGA和ARM硬件平台的故障信息综合装置专利登记公告
专利名称:基于FPGA和ARM硬件平台的故障信息综合装置
摘要:本实用新型公开了一种基于FPGA和ARM硬件平台的故障信息综合装置,其特征是包括有:PT/CT板、ARM板、网络交换机板、串口板、GPS板,以及由A/D采样芯片和FPGA组成的高速采集板;FPGA具有DDR2控制器、DMA控制器、FIFO存储器和FIR低通滤波器,FPGA还设置有启动算法模块和故障录波模块。本实用新型利用高速AD芯片与FPGA的并行处理能力将故障录波器、行波测距装置以及故障信息管理子站的功能有机地融为一体,用于实现电力系统中输电线路故障时精确的故障点定位,并获得完备的故障报告,以顺应电网二次装置向智能化,小型化发展的需要。
专利类型:实用新型专利
专利号:CN201120483629.8
专利申请(专利权)人:安徽继远电网技术有限责任公司
专利发明(设计)人:谢红福;王皓;张可;王晓;张令意;张骥;吴旻
主权项:一种基于FPGA和ARM硬件平台的故障信息综合装置,其特征是包括有:PT/CT板、ARM板、网络交换机板、串口板、GPS板,以及由A/D采样芯片和FPGA组成的高速采集板;所述FPGA具有DDR2控制器、DMA控制器、FIFO存储器和FIR低通滤波器,所述FPGA还设置有启动算法模块和故障录波模块;所述高速采集板中的A/D采样芯片在FPGA的控制下,采集来自于PT/CT板的二次侧电压电流信号,获得800kHz频率的采样数据;所述800kHz频率的采样数据一方面通过DDR2控制器循环存入DDR2中指定的第一块内存空间,作为行波测距功能的录波数据;另一方面通过FIFO缓存后送入FIR低通滤波器中,在所述FIR低通滤波器中滤除高频干扰后的数据经过抽样变为低速数据,所述低速数据循环存储在DDR2的第二块内存空间,作为故障录波功能的录波数据;所述网络交换机板和串口板,连接网口和串口类型的外接保护装置,获取所述外接保护装置的故障信息和波形文件,然后利用故障信息管理子站的通信功能,通过61850规约或104规约转发给主站或地区调度;所述GPS板用于接收GPS卫星信号并进行解析,获得时间和1PPS秒脉冲,为高速采集板提供基准时间。??
专利地区:安徽
关于上述专利公告申明 : 上述专利公告转载自国家知识产权局网站专利公告栏目,不代表该专利由我公司代理取得,上述专利权利属于专利权人,未经(专利权人)许可,擅自商用是侵权行为。如您希望使用该专利,请搜索专利权人联系方式,获得专利权人的授权许可。