基于延迟的双轨预充逻辑输入转换器专利登记公告
专利名称:基于延迟的双轨预充逻辑输入转换器
摘要:本发明涉及集成电路技术领域,公开了一种基于延迟的双轨预充逻辑输入转换器,其在传统动态反相器电路的基础上增加了4个分别由时钟信号CLK和时钟的延迟Δ得到的信号CKD控制的PMOS管,用来在求值阶段到来Δ时间后,对节点M和N进行充电。也就是说,在时钟低电平刚到时,M和N会根据数据信号A的不同,其中一个被充电到高电平。而经过Δ时间之后,M和N都会被充电到高电平,进而实现CMOS-to-DDPL转换器的功能。该电路相比现有转换器,不仅结构更加简单,而且不存在竞争电流,功耗更低,同时求值路径短,转换速度也会更快。
专利类型:发明专利
专利号:CN201210180533.3
专利申请(专利权)人:北京大学
专利发明(设计)人:贾嵩;李夏禹;刘俐敏
主权项:一种基于延迟的双轨预充逻辑输入转换器,其特征在于,包括7个PMOS管P1~P7,2个NMOS管N1~N2,以及2个反相器F1~F2,其中,P1的一端与P4的一端连接,P4的第二端与反相器F1的一端连接,所述反相器F1的一端还与N1的一端连接,所述N1的一端还与P6的一端连接,P6的第二端与P2的一端连接,所述P2的一端还与P7的一端连接,P7的第二端与N2的一端连接,所述N2的一端还与F2的一端连接,所述F2的一端还与P5的一端连接,P5的第二端与P3的一端连接,且P1~P3由时钟信号CLK控制,P4~P
专利地区:北京
关于上述专利公告申明 : 上述专利公告转载自国家知识产权局网站专利公告栏目,不代表该专利由我公司代理取得,上述专利权利属于专利权人,未经(专利权人)许可,擅自商用是侵权行为。如您希望使用该专利,请搜索专利权人联系方式,获得专利权人的授权许可。