一种集成电路可靠性测试电路与测试方法专利登记公告
专利名称:一种集成电路可靠性测试电路与测试方法
摘要:本发明属于集成电路测试技术领域,具体涉及一种集成电路可靠性测试电路和方法。测试电路的核心电路,是在RO的每两级反相器之间,在高电位Vdd和低电位Vss之间接入辅助的pMOSFETs和nMOSFETs,在输入输出连线上插入开关晶体管。通过控制辅助晶体管和开关晶体管的栅极电压,可在核心电路上实现RO的正常振荡,在RO的CMOSFETs上施加动态应力,并在RO的pMOSFETs或nMOSFETs上分别施加NBTI、PBTI以及HCI应力。本测试电路的功能包括:RO中的pMOSFETs在NBTI应力下的退化测量,
专利类型:发明专利
专利号:CN201210035106.6
专利申请(专利权)人:复旦大学
专利发明(设计)人:彭嘉;黄大鸣;李名复
主权项:一种集成电路可靠性测试电路,其特征在于其核心电路包含一个环形振荡器RO(1),在RO的每两级反相器之间,接入一组辅助的pMOSFET(11)和nMOSFET(12),其中辅助pMOSFETs和nMOSFETs的源分别接RO的高电位Vdd(21)和低电位Vss=0V(22),每组pMOSFET和nMOSFET的漏连在一起,接到两级反相器之间的输入/输出连线上,所有辅助pMOSFETs的栅极连在一起,接到控制端Vp(31),所有辅助nMOSFETs的栅极连在一起,接到控制端Vn(32);另外,在RO的每两级反
专利地区:上海
关于上述专利公告申明 : 上述专利公告转载自国家知识产权局网站专利公告栏目,不代表该专利由我公司代理取得,上述专利权利属于专利权人,未经(专利权人)许可,擅自商用是侵权行为。如您希望使用该专利,请搜索专利权人联系方式,获得专利权人的授权许可。