逻辑电路和半导体器件专利登记公告
专利名称:逻辑电路和半导体器件
摘要:逻辑电路包括:薄膜晶体管,具有使用氧化物半导体所形成的沟道形成区;以及具有端子的电容器,通过使薄膜晶体管截止来使端子之一进入浮动状态。氧化物半导体具有5×1019(原子/cm3)或更小的氢浓度,并且因此在没有生成电场的状态中实质上用作绝缘体。因此,薄膜晶体管的截止状态电流能够降低,从而引起抑制通过薄膜晶体管的电容器中存储的电荷的泄漏。相应地,能够防止逻辑电路的故障。此外,能够通过薄膜晶体管的截止状态电流的降低,来降低逻辑电路中流动的过量电流,从而导致逻辑电路的低功率消耗。
专利类型:发明专利
专利号:CN201080047701.0
专利申请(专利权)人:株式会社半导体能源研究所
专利发明(设计)人:山崎舜平;小山润;津吹将志;野田耕生
主权项:一种逻辑电路,包括:具有第一端子和第二端子的薄膜晶体管,其中,所述第一端子和所述第二端子中的一个电连接到通过使所述薄膜晶体管截止而进入浮动状态的结点,以及其中,所述薄膜晶体管的沟道形成区使用氢浓度为5×1019原子/cm3或更小的氧化物半导体来形成。
专利地区:日本
关于上述专利公告申明 : 上述专利公告转载自国家知识产权局网站专利公告栏目,不代表该专利由我公司代理取得,上述专利权利属于专利权人,未经(专利权人)许可,擅自商用是侵权行为。如您希望使用该专利,请搜索专利权人联系方式,获得专利权人的授权许可。